專利名稱:電容放電測試裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種電容放電測試裝置,能夠非常方便的捕捉到放電波形 的電容放電測試裝置。
背景技術(shù):
在傳統(tǒng)的安全測試中,電容放電測試裝置,都是用不停的撥動開關(guān)來 捕捉放電波形,這種方式操作麻煩,操作人員容易發(fā)生危險,測試成功率 低,時間長。
發(fā)明內(nèi)容
本發(fā)明要解決的技術(shù)問題是傳統(tǒng)的電容放電測試裝置,操作人員容 易發(fā)生危險,成功率低,時間長。
為解決上述技術(shù)問題,本發(fā)明提出以下技術(shù)方案 一種電容放電測試 裝置,其包括一電源電路模塊、 一電源同步模塊、 一放電選擇模塊、 一反 相電路、 一雙穩(wěn)電路、 一延遲模塊、 一輸出切斷執(zhí)行模塊、 一過零檢查電 路;該電源電路模塊生成10V和24V直流電壓,為其余電路供電,是整個后
級電路的電源部分;電源同步模塊是由A3點引出一個電源同步采樣信號, 通過電阻R1和可變電阻VR1,調(diào)節(jié)VR1使輸出電壓達(dá)到滿足芯片CD4011判 斷要求,經(jīng)CD4011處理后的信號是與電源有一定相差的同步信號,該放 電選擇模塊是一個集成的邏輯門電路;該反相電路由R4、 R5和Q1構(gòu)成;該 雙穩(wěn)電路構(gòu)成如下其中U1A、 U1B、 R2和R3構(gòu)成基本RS觸發(fā)器,控制信 號由SW1和SW2輸入,對控制命令進(jìn)行去抖動后,生成信號接入計數(shù)器U4 的復(fù)位引腳15—RST,控制計數(shù)器處于計數(shù)或清零狀態(tài);其中U1C、 U1D、 D5、 C5、 VR2構(gòu)成電源正半周放電或負(fù)半周放電的選擇電路,由開關(guān)SW3 進(jìn)行選擇;開關(guān)SW4是同步調(diào)節(jié)開關(guān),SW4和R6完成示波器外部觸發(fā)的選 擇;輸出切斷執(zhí)行模塊構(gòu)成如下R7、 Q2和Q3構(gòu)成放大驅(qū)動電路,驅(qū)動
RLY1和RLY2,從而切斷輸出, 一示波器的輸入端接到可以切斷輸出的LN 線上,通過示波器測試放電波形;該過零檢査電路觸發(fā)輸出切斷執(zhí)行模塊, 達(dá)到與電源同步在最高電壓輸出時切斷輸出。
該電源電路模塊構(gòu)成如下220V交流電接入變壓器Tl的原邊Lin、 Nin 作為輸入,副邊是一個帶中心抽頭的繞組,分別從A1-A3和A2-A3兩處引出 被降低的交流電壓,分別整流后輸入給穩(wěn)壓集成芯片U2和U3,來生成10V 和24V直流電壓,為其余電路供電,是整個后級電路的電源部分。
放電選擇模塊構(gòu)成如下從變壓器的A3點引出一個電源同步采樣信號, 通過電阻R1和可變電阻VR1,使輸出電壓達(dá)到滿足芯片CD4011判斷要求, CD4011是一個集成的邏輯門電路,內(nèi)部集成了四個與非門,分別是U1A、 U1B、 U1C、 U1D。
該電容放電測試裝置包括一計數(shù)器電路,其構(gòu)成如下U4是一個計數(shù)
器,計數(shù)從14引腳輸入的脈沖信號,13引腳是使能端由計數(shù)結(jié)果控制,15 引腳是復(fù)位引腳,由測試開關(guān)和停止測試開關(guān)SW1和SW2控制。
該輸出切斷執(zhí)行電路由R7、 Q2和Q3構(gòu)成放大驅(qū)動電路,驅(qū)動RLY1和 RLY2完成輸出切斷。
該過零檢査電路電路是一變壓器TR1產(chǎn)生一交流電,加在一個由二極 管D1、 D2、 D3、 D4組成的橋式整流電路上,整流成100Hz的脈動電壓, 無論該變壓器TR1輸出負(fù)電壓或是正電壓時,都會經(jīng)過橋式整流電路并通 過電阻R1加在一個穩(wěn)壓二極管D5上,產(chǎn)生恒定高電平,通過與非門U1A 產(chǎn)生一個低電平,當(dāng)變壓器TR1過零的時候,沒有電壓加在穩(wěn)壓二極管D5 上,與非門U1A輸入低電平,輸出是高電平,因此檢測到過零點。
與非門U1A在脈動電壓驅(qū)動下,在零電位時輸出高電壓脈沖,這個脈 沖是與電源同步的過零時輸出的脈沖,利用這個脈沖,再經(jīng)過適當(dāng)延遲, 觸發(fā)輸出切斷執(zhí)行模塊,達(dá)到與電源同步在最高電壓輸出時切斷輸出,同 時通過示波器讀出被測設(shè)備電容放電波形和放電時間。
本發(fā)明具有以下有益效果本發(fā)明電容測試裝置,操作人員安全,測 試結(jié)果準(zhǔn)確度高。圖l是本發(fā)明電容測試裝置的電路圖。
圖2是本發(fā)明電容測試裝置的過零檢査電路的原理圖。
具體實施例方式
請參閱圖l, 一種電容放電測試裝置,包括一電源電路模塊、電源同步 模塊、 一放電選擇模塊、 一反相電路、 一雙穩(wěn)電路、 一延遲模塊、輸出切 斷執(zhí)行模塊。
該電源電路模塊構(gòu)成如下220V交流電接入變壓器Tl的原邊Lin、 Nin 作為輸入,副邊是一個帶中心抽頭的繞組,分別從A1-A3和A2-A3兩處引出 被降低的交流電壓,分別整流后輸入給穩(wěn)壓集成芯片U2和U3,來生成10V 和24V直流電壓,為其余電路供電,是整個后級電路的電源部分。
放電選擇模塊構(gòu)成如下從變壓器的A3點引出一個電源同步采樣信號, 通過電阻R1和可變電阻VR1,使輸出電壓達(dá)到滿足芯片CD4011判斷要求。 CD4011是一個集成的邏輯門電路,內(nèi)部集成了四個與非門,分別是U1A、 U1B、 U1C、 U1D。
反相電路由R4、 R5和Q1構(gòu)成。
雙穩(wěn)電路構(gòu)成如下其中U1A、 U1B、 R2和R3構(gòu)成基本RS觸發(fā)器,控 制信號由SW1和SW2輸入。此電路部分用來消除機(jī)械開關(guān)振動引起的"毛 刺",對控制命令進(jìn)行去抖動后,生成信號接入計數(shù)器U4的復(fù)位引腳15— RST,控制計數(shù)器處于計數(shù)或清零狀態(tài)。
其中U1C、 U1D、 D5、 C5、 VR2構(gòu)成電源正半周放電或負(fù)半周放電的 選擇電路,由開關(guān)SW3進(jìn)行選擇。
開關(guān)SW4是同步調(diào)節(jié)開關(guān),SW4和R6完成示波器外部觸發(fā)的選擇。
計數(shù)器電路構(gòu)成如下U4是一個計數(shù)器。計數(shù)從14引腳輸入的脈沖信 號,13引腳是使能端由計數(shù)結(jié)果控制,15引腳是復(fù)位引腳,由測試開關(guān)和 停止測試開關(guān)SW1和SW2控制。
輸出切斷執(zhí)行模塊構(gòu)成如下R7、 Q2和Q3構(gòu)成放大驅(qū)動電路,驅(qū)動 RLY1和RLY2,從而切斷輸出。
Lout、 Nout是交流電壓輸出端。
請參閱圖2,是一過零檢查電路,其用來,該變壓器TR1產(chǎn)生一交流
電,加在一個由二極管D1、 D2、 D3、 D4組成的橋式整流電路上,整流成 100Hz的脈動電壓。無論該變壓器TR1輸出負(fù)電壓或是正電壓時,都會經(jīng) 過橋式整流電路并通過電阻Rl加在一個穩(wěn)壓二極管D5上,產(chǎn)生恒定高電 平,通過與非門U1A產(chǎn)生一個低電平。同理,當(dāng)變壓器TR1過零的時候, 沒有電壓加在穩(wěn)壓二極管D5上,與非門U1A輸入低電平,輸出是高電平, 因此檢測到過零點。
與非門U1A在脈動電壓驅(qū)動下,在零電位時輸出高電壓脈沖,這個脈 沖是與電源同步的過零時輸出的脈沖。每次過零都會有脈沖輸出。利用這 個脈沖,再經(jīng)過適當(dāng)延遲,觸發(fā)輸出切斷執(zhí)行模塊,達(dá)到與電源同步在最 高電壓輸出時切斷輸出,同時通過示波器讀出被測設(shè)備電容放電波形和放 電時間。
以上僅為本發(fā)明電容測試裝fi的'個實施例,只要是和本實施例的原 理相同或者相似的,雖然這里沒有具體記述,但是毫無疑問也足木發(fā)明0" 利的保護(hù)范l剩。
電源同步,使內(nèi)部電路工作和切斷操作與電源相位有關(guān)系。無論采用 什么樣的電源同步電路用該種裝置中,均為本專利保護(hù)之列。
延遲,在同步電路捕捉到同步信號后,無論采用哪種延遲技術(shù)(數(shù)字 還是模擬的),用到本專利目的電路的,均為本專利保護(hù)之列。
權(quán)利要求
1、一種電容放電測試裝置,其特征在于,其包括一電源電路模塊、一電源同步模塊、一放電選擇模塊、一反相電路、一雙穩(wěn)電路、一延遲模塊、一輸出切斷執(zhí)行模塊、一過零檢查電路;該電源電路模塊生成10V和24V直流電壓,為其余電路供電,是整個后級電路的電源部分;電源同步模塊是由A3點引出一個電源同步采樣信號,通過電阻R1和可變電阻VR1,調(diào)節(jié)VR1使輸出電壓達(dá)到滿足芯片CD4011判斷要求,經(jīng)CD4011處理后的信號是與電源有一定相差的同步信號,該放電選擇模塊是一個集成的邏輯門電路;該反相電路由R4、R5和Q1構(gòu)成;該雙穩(wěn)電路構(gòu)成如下其中U1A、U1B、R2和R3構(gòu)成基本RS觸發(fā)器,控制信號由SW1和SW2輸入,對控制命令進(jìn)行去抖動后,生成信號接入計數(shù)器U4的復(fù)位引腳15-RST,控制計數(shù)器處于計數(shù)或清零狀態(tài);其中U1C、U1D、D5、C5、VR2構(gòu)成電源正半周放電或負(fù)半周放電的選擇電路,由開關(guān)SW3進(jìn)行選擇;開關(guān)SW4是同步調(diào)節(jié)開關(guān),SW4和R6完成示波器外部觸發(fā)的選擇;輸出切斷執(zhí)行模塊構(gòu)成如下R7、Q2和Q3構(gòu)成放大驅(qū)動電路,驅(qū)動RLY1和RLY2,從而切斷輸出,一示波器的輸入端接到可以切斷輸出的LN線上,通過示波器測試放電波形;該過零檢查電路觸發(fā)輸出切斷執(zhí)行模塊,達(dá)到與電源同步在最高電壓輸出時切斷輸出。
2、 根據(jù)權(quán)利要求l所述的電容放電測試裝置,其特征在于,該電源電 路模塊構(gòu)成如下220V交流電接入變壓器Tl的原邊Lin、 Nin作為輸入,副 邊是一個帶中心抽頭的繞組,分別從A1-A3和A2-A3兩處引出被降低的交流 電壓,分別整流后輸入給穩(wěn)壓集成芯片U2和U3,來生成10V和24V直流電 壓,為其余電路供電,是整個后級電路的電源部分。
3、 根據(jù)權(quán)利要求l所述的電容放電測試裝置,其特征在于,放電選擇 模塊構(gòu)成如下從變壓器的A3點引出一個電源同步采樣信號,通過電阻R1 和可變電阻VR1,使輸出電壓達(dá)到滿足芯片CD4011判斷要求,CD4011是一 個集成的邏輯門電路,內(nèi)部集成了四個與非門,分別是U1A、 U1B、 U1C、 U1D。
4、 根據(jù)權(quán)利要求l所述的電容放電測試裝置,其特征在于,該電容放電測試裝置包括一計數(shù)器電路,其構(gòu)成如下U4是一個計數(shù)器,計數(shù)從14 引腳輸入的脈沖信號,13引腳是使能端由計數(shù)結(jié)果控制,15引腳是復(fù)位引 腳,由測試開關(guān)和停止測試開關(guān)SW1和SW2控制。
5、 根據(jù)權(quán)利要求l所述的電容放電測試裝置,其特征在于,該輸出切 斷執(zhí)行電路由R7、. Q2和Q3構(gòu)成放大驅(qū)動電路,驅(qū)動RLY1和RLY2完成輸出 切斷。
6、 根據(jù)權(quán)利要求l所述的電容放電測試裝置,其特征在于,該過零檢 查電路電路是一變壓器TR1產(chǎn)生一交流電,加在一個由二極管D1、 D2、 D3、 D4組成的橋式整流電路上,整流成100Hz的脈動電壓,無論該變壓 器TR1輸出負(fù)電壓或是正電壓時,都會經(jīng)過橋式整流電路并通過電阻Rl 加在一個穩(wěn)壓二極管D5上,產(chǎn)生恒定高電平,通過與非門U1A產(chǎn)生一個 低電平,當(dāng)變壓器TR1過零的時候,沒有電壓加在穩(wěn)壓二極管D5上,與 非門U1A輸入低電平,輸出是高電平,因此檢測到過零點。
7、 根據(jù)權(quán)利要求6所述的電容放電測試裝置,其特征在于,與非門 U1A在脈動電壓驅(qū)動下,在零電位時輸出高電壓脈沖,這個脈沖是與電源 同步的過零時輸出的脈沖,利用這個脈沖,再經(jīng)過適當(dāng)延遲,觸發(fā)輸出切 斷執(zhí)行模塊,達(dá)到與電源同步在最高電壓輸出時切斷輸出,同時通過示波 器讀出被測設(shè)備電容放電波形和放電時間。
全文摘要
一種電容放電測試裝置,其包括電源電路模塊、電源同步模塊、放電選擇模塊、反相電路、雙穩(wěn)電路、延遲模塊、輸出切斷執(zhí)行模塊、過零檢查電路;該電源電路模塊生成直流電壓;電源同步模塊調(diào)節(jié)VR1使輸出電壓達(dá)到滿足芯片CD4011判斷要求,經(jīng)CD4011處理后的信號是與電源有一定相差的同步信號,該放電選擇模塊是一個集成的邏輯門電路;該雙穩(wěn)電路對控制命令進(jìn)行去抖動后,生成信號接入計數(shù)器U4的復(fù)位引腳15-RST,控制計數(shù)器處于計數(shù)或清零狀態(tài);輸出切斷執(zhí)行模塊由R7、Q2和Q3構(gòu)成放大驅(qū)動電路,驅(qū)動RLY1和RLY2,從而切斷輸出。該過零檢查電路觸發(fā)輸出切斷執(zhí)行模塊,達(dá)到與電源同步在最高電壓輸出時切斷輸出。
文檔編號G01R31/02GK101191812SQ20061015711
公開日2008年6月4日 申請日期2006年11月27日 優(yōu)先權(quán)日2006年11月27日
發(fā)明者曾德新 申請人:深圳市摩爾環(huán)宇通信技術(shù)有限公司