一種半導(dǎo)體器件最終測(cè)試的連接方法
【專利摘要】本發(fā)明公開了一種半導(dǎo)體器件最終測(cè)試的連接方法,包括測(cè)試機(jī),F(xiàn)T測(cè)試板,其中,所述測(cè)試機(jī)和所述FT測(cè)試板之間設(shè)置有至少一PCB連接卡,所述測(cè)試機(jī)和所述FT測(cè)試板通過所述PCB連接卡連接,通過PCB連接卡連接FT測(cè)試板和測(cè)試機(jī),避免反復(fù)插拔信號(hào)線,同時(shí)減少了傳輸過程中對(duì)信號(hào)的影響,最大限度的保證了測(cè)試信號(hào)的穩(wěn)定性,保證FT測(cè)試的準(zhǔn)確性,操作簡(jiǎn)單高效。
【專利說明】一種半導(dǎo)體器件最終測(cè)試的連接方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種測(cè)試連接結(jié)構(gòu),尤其涉及一種半導(dǎo)體器件最終測(cè)試的連接方法。【背景技術(shù)】
[0002]隨著半導(dǎo)體器件工藝的發(fā)展,產(chǎn)品越來越復(fù)雜,最終測(cè)試(FinalTest,簡(jiǎn)稱:FT)測(cè)試需要的PCB板對(duì)于信號(hào)的要求越來越高;如圖1所示,一種現(xiàn)有的FT測(cè)試結(jié)構(gòu),電源線3連接FT測(cè)試板5和測(cè)試機(jī)I,在通過信號(hào)線連接FT測(cè)試板5和測(cè)試機(jī)1,信號(hào)線4需要手動(dòng)插拔連接,會(huì)使信號(hào)在傳輸?shù)倪^程中受到信號(hào)線的質(zhì)量、接頭2接觸以及信號(hào)線4長(zhǎng)度的影響,特別是在進(jìn)行Vmin測(cè)試的時(shí)候,會(huì)影響到測(cè)試結(jié)果的準(zhǔn)確性。
[0003]中國(guó)專利(CN102096038A)公開了基于FPGA的VIP模塊的FT測(cè)試方法,在FPGA中設(shè)計(jì)一個(gè)發(fā)送數(shù)據(jù)模塊;將IXDC的VSYNC取反,作為FPGA送出數(shù)據(jù)的時(shí)序;FPGA送出CCIR656或YUV422格式的數(shù)據(jù)給VIP采樣,VIP采樣的時(shí)序和發(fā)送數(shù)據(jù)的時(shí)序是一致的;將采樣到的數(shù)據(jù)和發(fā)送的數(shù)據(jù)對(duì)比,測(cè)試VIP是否正常工作。本發(fā)明能靈活的實(shí)現(xiàn)任何的數(shù)字電路,擺脫模擬信號(hào)的干擾,減少受制于專用芯片的束縛,來輔助待測(cè)芯片的FT測(cè)試。
[0004]中國(guó)專利(CN201654070U)公開了一種FT測(cè)試機(jī)臺(tái)控制盒,包括裝有控制電路的盒體和蓋子,其特征在于:所述的蓋子上表面設(shè)有與控制電路的單片機(jī)輸入端連接的按鍵,所述的單片機(jī)輸出端連接有電子繼電器。本實(shí)用新型可用在不同F(xiàn)T機(jī)臺(tái)上面將原先手動(dòng)對(duì)被測(cè)試板的通電、斷電等動(dòng)作,轉(zhuǎn)變?yōu)閱纹瑱C(jī)自動(dòng)控制,縮短測(cè)試時(shí)間,而且用電子繼電器代替機(jī)械式繼電器,響應(yīng)速度快,成本低,壽命長(zhǎng)。
【發(fā)明內(nèi)容】
[0005]有鑒于此,本發(fā)明提出一種半導(dǎo)體器件最終測(cè)試的連接方法,以解決上述信號(hào)在傳輸?shù)倪^程中受到信號(hào)線的質(zhì)量、接頭接觸以及信號(hào)線長(zhǎng)度的影響,影響到測(cè)試結(jié)果的準(zhǔn)確性的問題。
[0006]為達(dá)到上述目的,本發(fā)明的技術(shù)方案是這樣實(shí)現(xiàn)的:
[0007]—種半導(dǎo)體器件最終測(cè)試的連接方法,包括測(cè)試機(jī),F(xiàn)T測(cè)試板,其中,所述測(cè)試機(jī)和所述FT測(cè)試板之間設(shè)置有至少一 PCB連接卡,所述測(cè)試機(jī)和所述FT測(cè)試板通過所述PCB連接卡連接。
[0008]上述半導(dǎo)體器件最終測(cè)試的連接方法,其中,每個(gè)所述PCB連接卡同向間隔排列并連接所述測(cè)試機(jī)和所述FT測(cè)試機(jī)。
[0009]上述半導(dǎo)體器件最終測(cè)試的連接方法,其中,每個(gè)所述PCB連接卡上均設(shè)有若干金手指和若干PCB線路。
[0010]上述半導(dǎo)體器件最終測(cè)試的連接方法,其中,若干所述金手指對(duì)稱設(shè)置于所述PCB連接卡的兩端。
[0011]上述半導(dǎo)體器件最終測(cè)試的連接方法,其中,任意所述PCB線路連接對(duì)稱設(shè)置于所述PCB連接卡上的兩個(gè)所述金手指。[0012]上述半導(dǎo)體器件最終測(cè)試的連接方法,其中,對(duì)稱設(shè)置于所述PCB連接卡上的每?jī)蓚€(gè)所述金手指之間的距離均相等。
[0013]上述半導(dǎo)體器件最終測(cè)試的連接方法,其中,相鄰的兩個(gè)連接所述金手指的所述PCB線路之間的距離相等。
[0014]本發(fā)明由于采用了上述技術(shù),產(chǎn)生的積極效果是:
[0015]通過本發(fā)明的使用,通過PCB連接卡連接FT測(cè)試板和測(cè)試機(jī),避免反復(fù)插拔信號(hào)線,同時(shí)減少了傳輸過程中對(duì)信號(hào)的影響,最大限度的保證了測(cè)試信號(hào)的穩(wěn)定性,保證FT測(cè)試的準(zhǔn)確性,操作簡(jiǎn)單高效。
【專利附圖】
【附圖說明】
[0016]構(gòu)成本發(fā)明的一部分的附圖用來提供對(duì)本發(fā)明的進(jìn)一步理解,本發(fā)明的示意性實(shí)施例及其說明用于解釋本發(fā)明,并不構(gòu)成對(duì)本發(fā)明的不當(dāng)限定。在附圖中:
[0017]圖1為現(xiàn)有技術(shù)中FT測(cè)試結(jié)構(gòu)的結(jié)構(gòu)示意圖;
[0018]圖2為本發(fā)明的一種新型FT測(cè)試連接方案的結(jié)構(gòu)示意圖;
[0019]圖3為本發(fā)明的一種新型FT測(cè)試連接方案的結(jié)構(gòu)的側(cè)視圖;
[0020]圖4為本發(fā)明的一種新型FT測(cè)試連接方案中PCB連接卡的結(jié)構(gòu)示意圖。
【具體實(shí)施方式】
[0021]下面結(jié)合附圖和具體實(shí)施例對(duì)本發(fā)明作進(jìn)一步說明,但不作為本發(fā)明的限定。
[0022]實(shí)施例:
[0023]請(qǐng)結(jié)合圖2至圖4所示,本發(fā)明的一種半導(dǎo)體器件最終測(cè)試的連接方法,包括測(cè)試機(jī)I,F(xiàn)T測(cè)試板5,其特征在于,測(cè)試機(jī)I和FT測(cè)試板5之間設(shè)置有至少一 PCB連接卡6,測(cè)試機(jī)I和FT測(cè)試板5通過PCB連接卡6連接。
[0024]本發(fā)明在上述基礎(chǔ)上還具有以下實(shí)施方式,請(qǐng)繼續(xù)參見圖2-4所示,
[0025]本發(fā)明的進(jìn)一步實(shí)施例中,每個(gè)PCB連接卡6同向間隔排列并連接測(cè)試機(jī)I和FT測(cè)試機(jī)5。
[0026]本發(fā)明的進(jìn)一步實(shí)施例中,每個(gè)PCB連接卡6上均設(shè)有若干金手指7和若干PCB線路8。
[0027]本發(fā)明的進(jìn)一步實(shí)施例中,若干金手指7對(duì)稱設(shè)置于PCB連接卡6的兩端。
[0028]本發(fā)明的進(jìn)一步實(shí)施例中,任意PCB線路8連接對(duì)稱設(shè)置于PCB連接卡6上的兩個(gè)金手指7。
[0029]本發(fā)明的進(jìn)一步實(shí)施例中,對(duì)稱設(shè)置于PCB連接卡6上的每?jī)蓚€(gè)金手指7之間的距離均相等。
[0030]本發(fā)明的進(jìn)一步實(shí)施例中,相鄰的兩個(gè)連接金手指7的PCB線路8之間的距離相
坐寸ο
[0031]使用者可根據(jù)以下說明進(jìn)一步的認(rèn)識(shí)本發(fā)明的特性及功能,
[0032]在FT測(cè)試板5制作的過程中使用與測(cè)試機(jī)I對(duì)應(yīng)的插槽作為FT的接口,使得PCB連接卡6能夠通過FT測(cè)試板5上的插槽和測(cè)試機(jī)I上的插槽將兩者連接起來。在PCB連接卡6的設(shè)計(jì)中需注意PCB線路8之間的間距,能夠更好的保證信號(hào)傳輸?shù)臏?zhǔn)確性;通過本發(fā)明的使用,通過PCB連接卡6連接FT測(cè)試板5和測(cè)試機(jī)I,避免反復(fù)插拔信號(hào)線,同時(shí)減少了傳輸過程中對(duì)信號(hào)的影響,最大限度的保證了測(cè)試信號(hào)的穩(wěn)定性,保證FT測(cè)試的準(zhǔn)確性,操作簡(jiǎn)單高效。
[0033]以上所述僅為本發(fā)明較佳的實(shí)施例,并非因此限制本發(fā)明的實(shí)施方式及保護(hù)范圍,對(duì)于本領(lǐng)域技術(shù)人員而言,應(yīng)當(dāng)能夠意識(shí)到凡運(yùn)用本發(fā)明說明書及圖示內(nèi)容所作出的等同替換和顯而易見的變化所得到的方案,均應(yīng)當(dāng)包含在本發(fā)明的保護(hù)范圍內(nèi)。
【權(quán)利要求】
1.一種半導(dǎo)體器件最終測(cè)試的連接方法,包括測(cè)試機(jī),F(xiàn)T測(cè)試板,其特征在于,所述測(cè)試機(jī)和所述FT測(cè)試板之間設(shè)置有至少一 PCB連接卡,所述測(cè)試機(jī)和所述FT測(cè)試板通過所述PCB連接卡連接。
2.根據(jù)權(quán)利要求1所述的半導(dǎo)體器件最終測(cè)試的連接方法,其特征在于,每個(gè)所述PCB連接卡同向間隔排列并連接所述測(cè)試機(jī)和所述FT測(cè)試機(jī)。
3.根據(jù)權(quán)利要求1所述的半導(dǎo)體器件最終測(cè)試的連接方法,其特征在于,每個(gè)所述PCB連接卡上均設(shè)有若干金手指和若干PCB線路。
4.根據(jù)權(quán)利要求3所述的半導(dǎo)體器件最終測(cè)試的連接方法,其特征在于,若干所述金手指對(duì)稱設(shè)置于所述PCB連接卡的兩端。
5.根據(jù)權(quán)利要求4所述的半導(dǎo)體器件最終測(cè)試的連接方法,其特征在于,任意所述PCB線路連接對(duì)稱設(shè)置于所述PCB連接卡上的兩個(gè)所述金手指。
6.根據(jù)權(quán)利要求5所述的半導(dǎo)體器件最終測(cè)試的連接方法,其特征在于,對(duì)稱設(shè)置于所述PCB連接卡上的每?jī)蓚€(gè)所述金手指之間的距離均相等。
7.根據(jù)權(quán)利要求5所述的半導(dǎo)體器件最終測(cè)試的連接方法,其特征在于,相鄰的兩個(gè)連接所述金手指的所述PCB線路之間的距離相等。
【文檔編號(hào)】G01R1/02GK103884976SQ201410060151
【公開日】2014年6月25日 申請(qǐng)日期:2014年2月21日 優(yōu)先權(quán)日:2014年2月21日
【發(fā)明者】丁育林, 周柯 申請(qǐng)人:上海華力微電子有限公司